SDRAM

Az SDRAM vagy a Synchronous Dynamic Random Access Memory (francia, szinkron dinamikus véletlen hozzáférési memória ) egy speciális típusú dinamikus véletlen hozzáférésű memória , amelynek szinkron kommunikációs felülete van. Amíg a megjelenése, a DRAM memóriák aszinkron módon, ez azt jelenti, hogy nem várja meg a jelet a busz órajel reagál a bemeneti jel, tehát hogy nem szinkronizált a buszon.

A kontextustól függően az SDRAM rövidítés a következőket jelentheti:

Elv

  2 karakteres rövidítések
  3 karakteres rövidítések
  4 karakteres rövidítések
 5 karakteres betűszavak
  6 karakteres rövidítések
  7 karakteres rövidítések
  8 karakteres rövidítések

Az aszinkron memóriákkal ellentétben az SDRAM memória egy óra élre vár, hogy figyelembe vegye a bemeneti jelek állapotát. Ez az óra (általában szinkronban van a rendszer busz a processzor) vezérlésére használnak véges gép érdekében Pipeliner a bejövő utasításokat.

A csővezeték lehetővé teszi a tranzakció feldolgozását az előző művelet befejezése előtt. Például egy csővezetékes írási művelet után ez lehetővé teszi egy új művelet feldolgozásának megkezdését, még mielőtt az írás érvénybe lépne a memóriában (több óraciklus). Olvasás esetén ez azt jelenti, hogy az adatok csak bizonyos számú ciklus után állnak rendelkezésre (amelyek során más műveletek is megrendelhetők), itt a memória késleltetéséről beszélünk , amely a rendszer helyes működéséhez elengedhetetlen paraméter.

Leírás

Az SDRAM memóriák általában PCxx típusú kereskedelmi névvel rendelkeznek, ahol az „xx” a sáv működési frekvenciáját jelenti.

Megnevezés Tényleges gyakoriság Sávszélesség
PC66 66  MHz 528  MiB / s
PC100 100  MHz 800  MiB / s
PC133 133  MHz 1064  MiB / s
PC150 150  MHz 1200  MiB / s

SDR SDRAM memória

Ezek a memóriák egyetlen adatsebesség- típusúak , szemben a kettős adatsebesség- típus memóriáival, amelyek utódjaik lesznek, ezért az SDR SDRAM rövidítés.

Ez a technológia először 1993-ban jelent meg a számítógépeken . Elfogad egy parancsot, és ciklusonként egy szót továbbít. Mindegyik memóriamodul több chip köré épül, amelyek 4, 8 vagy 16 bites adatbuszokat tartalmazhatnak egy 168 csatlakozós nyomtatott áramkörön, amely ciklusonként 64 (nem ECC ) vagy 72 (ECC) bitet képes továbbítani .